查看: 1343|回复: 0

17条PCB布局法则,轻松搞定80%以上的设计

[复制链接]
  • TA的每日心情
    无聊
    2018-10-12 09:46
  • 签到天数: 1 天

    连续签到: 1 天

    [LV.1]初来乍到

    发表于 2019-8-7 13:37:40 | 显示全部楼层 |阅读模式
    分享到:





    当我们对整个电路原理分析好以后,就可以开始对整个电路进行布局布线。Today,我们唠唠布局的思路和原则。
    1、首先,我们会对结构有要求的器件进行摆放,摆放的时候根据导入的结构,连接器得注意1脚的摆放位置。
    1.jpg

    2、布局时要注意结构中的限高要求。
    2.jpg

    3、 如果要布局美观,一般按元件外框或者中线坐标来定位(居中对齐)。
    3.jpg

    4、 整体布局要考虑散热。

    5、 布局的时候需要考虑好布线通道评估、考虑好等长需要的空间。
    4.jpg
    5.jpg

    6、 布局时需要考虑好电源流向,评估好电源通道。
    6.jpg

    7、 高速、中速、低速电路要分开。
    7.jpg

    8、强电流、高电压、强辐射元器件远离弱电流、低电压、敏感元器件。
    8.jpg

    9、 模拟、数字、电源、保护电路要分开
    9.jpg

    10、 接口保护器件应尽量靠近接口放置。
    10.jpg

    11、 接口保护器件摆放顺序要求:
    (1)一般电源防雷保护器件的顺序是:压敏电阻、保险丝、抑制二极管、EMI滤波器、电感或者共模电感,对于原理图 缺失上面任意器件顺延布局;
    (2)一般对接口信号的保护器件的顺序是:ESD(TVS管)、隔离变压器、共模电感、电容、电阻,对于原理图缺失上面任意器件顺延布局;严格按照原理图的顺序(要有判断原理图是否正确的能力)进行“一字型”布局。
    11.jpg

    12、电平变换芯片(如RS232)靠近连接器(如串口)放置。
    12.jpg

    13、 易受ESD干扰的器件,如NMOS、 CMOS器件等,尽量远离易受ESD干扰的区域(如单板的边缘区域)。
    13.jpg

    14、 时钟器件布局:
    (1)晶体、晶振和时钟分配器与相关的IC器件要尽量靠近;
    (2)时钟电路的滤波器(尽量采用“∏”型滤波)要靠近时钟 电路的电源输入管脚;
    (3)晶振和时钟分配器的输出是否串接一个22欧姆的电阻;
    (4)时钟分配器没用的输出管脚是否通过电阻接地;
    (5)晶体、晶振和时钟分配器的布局要注意远离大功率的元器件、散热器等发热的器件;
    (6)晶振距离板边和接口器件是否大于1inch。
    14.jpg

    15、开关电源是否远离ADDA转换器、模拟器件、敏感器件、时钟器件。
    15.jpg

    16、开关电源布局要紧凑,输入输出要分开, 严格按照原理图的要求进行布局,不要将开关电源的电容随意放置。
    16.jpg

    17、 电容和滤波器件 :
    (1)电容务必要靠近电源管脚放置,而且容值越小的电容要越靠近电源管脚;
    (2)EMI滤波器要靠近芯片电源的输入口;
    (3)原则上每个电源管脚一个0.1uf的小电容、一个集成电路一个或多个10uf大电容,可以根据具体情况进行增减;
    17.jpg


    回复

    使用道具 举报

    您需要登录后才可以回帖 注册/登录

    本版积分规则

    关闭

    站长推荐上一条 /3 下一条



    手机版|小黑屋|与非网

    GMT+8, 2024-5-21 00:58 , Processed in 0.120054 second(s), 18 queries , MemCache On.

    ICP经营许可证 苏B2-20140176  苏ICP备14012660号-2   苏州灵动帧格网络科技有限公司 版权所有.

    苏公网安备 32059002001037号

    Powered by Discuz! X3.4

    Copyright © 2001-2024, Tencent Cloud.